| |
|
| Nr artykułu: 3MTJS-1869167 Nr producenta: MC100EP195FAG EAN/GTIN: 5059045736417 |
| |
|
| | |
| Maksymalna częstotliwość> 1,2 GHz, standardowo Zakres programowany: 2,2 ns do 12,2 ns 10 ps Przyroży Zakres roboczy trybu PECL: VCC = 3,0 V dla VEE = 0 V. Zakres roboczy trybu NECL: VCC = 0 V z VEE = -3,0 V. Otwórz domyślny stan wejścia Zacisk zabezpieczający na wejściach Sygnał logiczny wysoki na pinezce ENbar sprawi, że funkcja Q do Logic będzie niska D[0:10] może zaakceptować wejścia ECL, CMOS lub TTL. Napięcie odniesienia wyjścia vBB Zastosowania Zautomatyzowane oprzyrządowanie testowe (ATE) Dane ogólnego przeznaczenia i interfejs zegara Dalsze informacje: | | Funkcja logiczna: | Linia opóźniająca | Typ montażu: | Montaż powierzchniowy | Typ opakowania: | LQFP | Liczba styków: | 32 | Wymiary: | 7 x 7 x 1.45mm | Całkowita liczba połączeń: | 1024 | Przyrost bezwzględny: | 10ps | Opóźnienie do pierwszego połączenia: | 2.2ns | Maksymalny czas opóźnienia: | 12.2ns | Maksymalne robocze napięcie zasilania: | 3,6 V | Maksymalna temperatura robocza: | +85°C | Liczba niezależnych wejść z opóźnieniem: | 10 | Minimalne robocze napięcie zasilania: | 3 V | Minimalna temperatura robocza: | -40°C |
|
| | |
| | | |
| | | |
| |